This page is read only. You can view the source, but not change it. Ask your administrator if you think this is wrong. # Bus (Binary Unit System) {{:hardware:bussystem.drawio.svg?800}} ### Systembus – Prinzip * Zusammenschluss von **Datenbus**, **Adressbus** und **Steuerbus** zur Kommunikation der CPU mit Speicher und Peripherie. ## Vergleich: Datenbus, Adressbus und Steuerbus ### Datenbus (Data Bus) * **Funktion:** Bidirektionale Datenübertragung zwischen CPU, Speicher und Peripherie. * **Breite:** Abhängig von der Datenwortbreite der CPU (8, 16, 32 oder 64 Bit). * Bidirektional (CPU ↔ Speicher/Peripheriegeräte). ### Adressbus (Address Bus) * **Funktion:** Überträgt Speicheradressen unidirektional. * **Breite:** Bestimmt, wie viel Speicher direkt adressierbar ist. Abhängig von der CPU-Architektur (z. B. 16, 32 oder 64 Bit) * **Steuerung:** Vom Master (CPU) gesteuert. * Unidirektional (CPU → Speicher/Peripheriegeräte). {{:hardware:von-neumann-datenbus-kernspeicher.svg?800}} ### Steuerbus (Control Bus) * **Funktion:** Steuerung des Busverkehrs, Lesen/Schreiben von RAM, Ein-/Ausgabe, Interrupts. * Beinhaltet auch Leitungen für Taktung und Zugriffskontrolle. * Bidirektional (CPU ↔ Speicher/Peripheriegeräte).